关于FPGA时钟信号输入要求
2024-11-11 11:21
- 电子技术交流论坛
- 8
- 1653
不大可能,你程序有问题吧
3.3V的bank高电平差不多2.3V左右哦才有效,你可以把这个晶振连接到1.2V、1.8V的BANK,或者换一个同封装CMOS ...
上图纸,你晶振连接FPGA的bank是多少伏?
资料分享《运算放大器权威指南》第三版
2024-11-16 21:38
- 模拟技术论坛
- 295
- 68133
谢谢分享
隔直电容后加偏置电压引起波形变形,为什么?拜谢
2024-4-17 13:46
- 模拟技术论坛
- 4
- 3998
如图所示,信号经过隔直电容后通过电阻分压抬升信号。仿真没问题,但是实际上通过LDO供电可以,如果是通过 ...
收纳测试线的东西叫啥名称
2024-3-19 22:59
- 模拟技术论坛
- 7
- 3906
为什么无源陷波器比有源陷波器效果要好?
2024-1-3 10:23
- 模拟技术论坛
- 1
- 1535
运放出来正负电压的波形如何抬升负电压部分电路
2024-1-9 09:56
- 模拟技术论坛
- 12
- 2671
双电源供电情况下,同相放大和反相放大哪个性能更好?
2023-12-21 18:32
- 模拟技术论坛
- 0
- 1068
ADC的分辨率选型
2023-12-14 14:06
- 模拟技术论坛
- 3
- 2196
求助关于MOS管的问题
2023-11-17 09:39
- 电子技术交流论坛
- 7
- 3367
运放输入两端电压不相等问题
2023-11-17 09:05
- 模拟技术论坛
- 6
- 2184
【技术分享】关于以太网丢帧问题的技术分享1-PCB跨层影响
2023-11-1 21:13
- 侃单片机论坛
- 10
- 13112
二极管钳位到地,如何能完全消除负电压?
2023-8-30 16:29
- 模拟技术论坛
- 20
- 10102
安规电容的一个疑惑
2023-8-25 15:11
- 电源技术
- 5
- 1024
用TINA仿真运放的带宽,为什么差别这么大?
2023-8-5 09:09
- 电子技术交流论坛
- 4
- 596
代问----驱动弥勒平台波形震荡疑问
2023-9-7 08:07
- 电子技术交流论坛
- 8
- 656
两个LDO并联提高输出功率,gpt的两个回答
2023-9-22 15:58
- 电子技术交流论坛
- 8
- 509
2
3
近期访客