打印
[第三方配套工具]

UART 硬件 FIFO 深度是多少?如何避免数据溢出?

[复制链接]
173|4
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
classroom|  楼主 | 2025-4-14 20:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
UART 硬件 FIFO 深度是多少?如何避免数据溢出?

使用特权

评论回复
沙发
pssyx| | 2025-4-15 10:05 | 只看该作者
已经量产的CW32 MCU的UART都没有硬件FIFO,只有TDR/RDR寄存器,也就是一个字节。
UART有数据接收溢出中断标志,请监测此位。
如果可以,大量数据传输时,尝试使用DMA。

使用特权

评论回复
板凳
星辰大海不退缩| | 2025-4-15 22:43 | 只看该作者
FIFO一定要确认好时许的额

使用特权

评论回复
地板
清芯芯清| | 2025-5-9 13:51 | 只看该作者
你说的是哪款芯片啊?

使用特权

评论回复
5
twinkhahale| | 2025-5-9 15:10 | 只看该作者
一般芯源的现在用的好像都没有fifo硬件缓冲吧

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

476

主题

2765

帖子

2

粉丝