打印
[应用方案]

未使用的I/O口与低功耗,抗干扰处理的关系

[复制链接]
939|0
手机看帖
扫描二维码
随时随地手机跟帖
跳转到指定楼层
楼主
backlugin|  楼主 | 2025-7-19 19:59 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
导致耗流量高于预期值的一个问题是打开输入。为了防止打开输入,请对未使用的 I/O 引脚使用以下解决方案之一:

将未使用的 I/O 切换到输出模式
将未使用的输入连接到 VCC 或 VSS
通过电阻器将未使用的输入连接到 VCC 或 VSS
提示:
将未使用的引脚 Test/Vpp 连接到 VSS (GND) 是一种很好的设计实践。如果将引脚 Test/Vpp 路由到 JTAG 连接器以进行调试,则外部下拉电阻器将提高 EMI/EMC 性能。
===================================================================================

1. 如果 I/O 口有第二功能, 一般 GPIO 会比其他的设定(如AD, Data Bus等)更省电.

2. 通常 output PIN 会比 input PIN 更省电.

3. 如果将 output PIN 保持在低位, 会比保持在高位更省电.

3. 如果 GPIO 有被电路拉高或拉低, 逆势而为通常会比较耗电.



举一个工程师常犯错的例子, 硬件工程师常常会忽略有些 CPU PIN引脚的状态会影响耗电流. 假设硬件工程师选了一根 CPU 的 GPIO port 当做切换某个装置的电源开关, 并定义低电位是切掉电源, 高电位是开启电源, 这样的设计乍看之下没有问题, 如果用来控制电源开关的这根 PIN 引脚的特性是维持低电位时较耗电(比如这根 PIN 在 CPU 内部有上拉电阻, 要把被拉高的电位维持在低电位, 当然需要更多的电), 那么为了关掉这个外部装置的电源, 结果却使CPU 用了较多的电.

使用特权

评论回复
发新帖 我要提问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

18

主题

2993

帖子

1

粉丝