调试采样保持电路遇到的奇怪现象
2017-10-25 14:39
- 模拟技术论坛
- 7
- 1118
谢谢,刚才仔细看了下手册,5v电源下输入时-0.3到3.9。
非常感谢大神,下次得仔细看手册啦 ...
C8 ,C11 是0.1uF的,
R8,R9是5.1KΩ的,
R6,R12是10KΩ的,
C7是1uF的
ADA4692-4,电源电压5v
电路图中的C8,C11为采样保持电容,采样保持电容前端为模拟开关,电源电压为5v,在采样保持信号电压在0到4v ...
CYCLONE II 配置时IO电平可以更改吗
2017-9-7 11:31
- FPGA论坛
- 1
- 1110
EPCS4下载固件失败,现象很奇怪
2017-9-6 16:43
- FPGA论坛
- 2
- 1129
电导率、PH计、浊度项目外包
2017-8-23 13:03
- 创业|外包|承接
- 1
- 702
强背景光下微弱信号检测讨论
2017-7-29 16:54
- 模拟技术论坛
- 25
- 2667
TI模拟工程师口袋参考书【连载】
2024-6-18 10:29
- 德州仪器模拟论坛
- 545
- 93238
【锆石科技】关于 Verilog HDL 语言的一些关键问题解惑
2024-2-6 19:21
- FPGA论坛
- 530
- 57486
放一些我 iCore2 ARM / FPGA 双核心板的资料,独家资料 高清大图
2024-2-22 08:16
- FPGA论坛
- 398
- 54202
在FPGA设计环境中加时序约束的技巧
2014-2-17 21:20
- FPGA论坛
- 5
- 1851
2
3
近期访客